仅对英特尔可见 — GUID: zhr1481302621962
Ixiasoft
1. Cyclone® V SoC FPGA和 Arria® V SoC FPGA设计指南概述
所作的更新针对于: |
---|
Intel® Quartus® Prime设计套件 18.0 |
本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。 |
本文档旨在对使用 Cyclone® V SoC和Arria V SoC FPGA器件的设计提供一组设计指南,建议以及一系列考虑因素。本文档有助于规划SoC FPGA设计,Platform Designer (Standard)子系统设计,电路板设计和软件应用程序设计并对早期设计阶段提供帮助。
注: 本应用笔记不包括全部 Cyclone® V/ Arria® V Hard Processor System(HPS)器件详情,功能特性或设计硬件或软件系统的信息。有关 Cyclone® V或 Arria® V HPS功能特性和各个外设的更多信息,请参阅相应的Hard Processor System Technical Reference Manual(硬核处理器系统技术参考手册)。
Arria V 和Cyclone V设计指南中提供对设计中FPGA部分的设计指导。