F-Tile Serial Lite IV Intel® FPGA IP设计实例用户指南

ID 683287
日期 12/13/2021
Public

2.4. 编译和仿真设计

该设计实例测试台仿真您已生成的设计。
  1. 将工作目录更改为 <example_design_directory>/ed_sim
  2. 运行您选择的仿真器的仿真脚本。
    表 6.  测试台仿真脚本
    仿真器 文件目录 命令
    VCS* <variation name>seriallite4_0_example_design/ed_sim sh run_vcs.sh
    VCS* MX <variation name>seriallite4_0_example_design/ed_sim sh run_vcsmx.sh
    ModelSim* <variation name>seriallite4_0_example_design/ed_sim source run_mentor.tcl
    注: source会评估一个文件或资源作为Tcl脚本(Tools - Tcl - Execute - Macro)。
    QuestaSim*
  3. 仿真完成后,您现在就可以分析结果并且验证设计。成功的仿真以如下消息,“Test Passed”(测试通过)结束。
#    ****************************** Data Forwarding Test Completed ****************************
#    
#    ************************************** Test Completed ************************************
#    
#    End time                       = 534579600
#    
#    Total words tranferred         = 10000
#    
#    Number of bursts               = 0
#    
#    Random number generator seed   = 1756255697
#    
#    Link Latency                   = 434 ns
#    
#    *************************************** Test Passed **************************************