仅对英特尔可见 — GUID: mwh1410383515225
Ixiasoft
2.1.5.1. 时序报告命令
2.1.5.2. Fmax汇总报告(Fmax Summary Report)
2.1.5.3. Report Timing命令
2.1.5.4. 报告逻辑电平深度
2.1.5.5. 报告相邻路径(Report Neighbor Paths)
2.1.5.6. Report CDC Viewer命令
2.1.5.7. Report Custom CDC Viewer命令
2.1.5.8. 报告时间借用数据
2.1.5.9. 将约束与时序报告相关联
2.1.5.10. 从Timing Analyzer运行Design Assistant
2.1.5.11. 在其他工具中定位时序路径
2.2.1. 建议的初始SDC约束
2.2.2. SDC文件优先级
2.2.3. 迭代约束修改(Iterative Constraint Modification)
2.2.4. 使用实体绑定的SDC文件(Using Entity-bound SDC Files)
2.2.5. 创建时钟和时钟约束
2.2.6. 创建I/O约束
2.2.7. 创建延迟和偏移约束(Creating Delay and Skew Constraints)
2.2.8. 创建时序异常(Creating Timing Exceptions)
2.2.9. 使用Fitter过约束(Using Fitter Overconstraints)
2.2.10. 示例电路和SDC文件
仅对英特尔可见 — GUID: mwh1410383515225
Ixiasoft
1. 时序分析介绍
所作的更新针对于: |
---|
Intel® Quartus® Prime设计套件 20.1 |
本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。 |
通过对设计的全面时序分析,使您能够对电路性能进行验证,识别时序违规,并推动Fitter的逻辑布局,从而满足您的时序目标。 Intel® Quartus® Prime Timing Analyzer使用行业标准约束和分析方法对设计中所有的寄存器到寄存器,I/O和异步复位路径的全部数据所需的时间,数据到达时间和时钟到达时间进行报告。
Timing Analyzer验证是否满足设计正常运行所要求的时序关系,并根据您指定的约束确认实际信号到达时间。本用户指南介绍了基本的时序分析概念,并对使用 Intel® Quartus® Prime Timing Analyzer进行了逐步说明 。
本页面上的信息是否对您有用?
反馈消息
剩余字符数: