2.1. Intel® Agilex™ 嵌入式存储器模块中的字节使能(Byte Enable)
2.2. 地址时钟使能支持
2.3. 异步清零和同步清零
2.4. 存储模块错误纠正编码支持
2.5. Intel® Agilex™ 嵌入式存储器时钟模式
2.6. Intel® Agilex™ 嵌入式存储器配置
2.7. Force-to-Zero
2.8. Coherent(一致性)读存储器
2.9. 冻结逻辑(Freeze logic)
2.10. 真双端口双时钟仿真器
2.11. 读和写地址寄存器的初始值
2.12. M20K模块中的时序/功耗优化功能
2.13. Intel® Agilex™ 支持的嵌入式存储器IP
4.3.1. 有关FIFO Intel® FPGA IP的发布信息
4.3.2. 配置方法
4.3.3. 规范
4.3.4. FIFO功能时序要求
4.3.5. SCFIFO ALMOST_EMPTY功能时序
4.3.6. FIFO输出状态标记和延迟
4.3.7. FIFO亚稳性保护及相关选项
4.3.8. FIFO同步清除和异步清除作用
4.3.9. SCFIFO和DCFIFO Show-Ahead模式
4.3.10. 不同的输入和输出宽度
4.3.11. DCFIFO时序约束设置
4.3.12. 手动例化的编码实例
4.3.13. 设计实例
4.3.14. 时钟域交叉处的格雷码(Gray-Code)计数器转换
4.3.15. 嵌入式存储器ECC功能指南
4.3.16. FIFO Intel® FPGA IP参数
4.3.17. 复位方案(reset scheme)
4.4.5. 移位寄存器端口和参数设置
下图显示Shift Register (RAM-based) Intel® FPGA IP的端口和参数。
参数细节仅与直击以HDL实现的IP相关。
图 49. Shift Register (RAM-based) Intel® FPGA IP端口和参数
| 名称 | 是否需要 | 描述 |
|---|---|---|
| shiftin[] | Yes | 数据输入到移位器。输入端口WIDTH位宽。 |
| clock | Yes | 正沿触发的时钟。 |
| clken | No | 对clock端口的时钟使能。clken默认为VCC。 |
| aclr | No | 异步清除移位寄存器链的内容。aclr信号置位后,立即清除shiftout输出。 |
| sclr | No | 同步清零已寄存的输出端口。在正时钟沿置位sclr信号后,shiftout输出被清除。 |
| 名称 | 是否需要 | 描述 |
|---|---|---|
| shiftout[] | Yes | 移位寄存器末尾的输出。输出端口WIDTH位宽。 |
| taps[] | Yes | 沿移位寄存器的规则间隔抽头的输出。输出端口WIDTH * NUMBER_OF_TAPS宽。该端口是沿移位寄存器的所有规则间隔抽头(每个WIDTH位)的集合。 |
| 名称 | 类型 | 是否需要 | 描述 | |
|---|---|---|---|---|
| NUMBER_OF_TAPS | Integer | Yes | 指定沿移位寄存器的规则间隔抽头的数量。 | |
| TAP_DISTANCE | Integer | Yes | 指定时钟周期中规则间隔抽头之间的距离。该数字转换位将要使用的RAM字的数量。TAP_DISTANCE必须至少为3。 | |
| WIDTH | Integer | Yes | 指定输入码型的宽度。 | |
| POWER_UP_STATE | String | No | 指定上电时移位寄存器内容。值为CLEARED 和DONT_CARE。如果忽略,则默认值为CLEARED。 | |
| 值 | 描述 | |||
| CLEARED | 清除内容。 | |||
| DONT_CARE | 未知内容。M-RAM块可用于此设置。 | |||