2.1. Intel® Agilex™ 嵌入式存储器模块中的字节使能(Byte Enable)
2.2. 地址时钟使能支持
2.3. 异步清零和同步清零
2.4. 存储模块错误纠正编码支持
2.5. Intel® Agilex™ 嵌入式存储器时钟模式
2.6. Intel® Agilex™ 嵌入式存储器配置
2.7. Force-to-Zero
2.8. Coherent(一致性)读存储器
2.9. 冻结逻辑(Freeze logic)
2.10. 真双端口双时钟仿真器
2.11. 读和写地址寄存器的初始值
2.12. M20K模块中的时序/功耗优化功能
2.13. Intel® Agilex™ 支持的嵌入式存储器IP
4.3.1. 有关FIFO Intel® FPGA IP的发布信息
4.3.2. 配置方法
4.3.3. 规范
4.3.4. FIFO功能时序要求
4.3.5. SCFIFO ALMOST_EMPTY功能时序
4.3.6. FIFO输出状态标记和延迟
4.3.7. FIFO亚稳性保护及相关选项
4.3.8. FIFO同步清除和异步清除作用
4.3.9. SCFIFO和DCFIFO Show-Ahead模式
4.3.10. 不同的输入和输出宽度
4.3.11. DCFIFO时序约束设置
4.3.12. 手动例化的编码实例
4.3.13. 设计实例
4.3.14. 时钟域交叉处的格雷码(Gray-Code)计数器转换
4.3.15. 嵌入式存储器ECC功能指南
4.3.16. FIFO Intel® FPGA IP参数
4.3.17. 复位方案(reset scheme)
1. Intel® Agilex™ 嵌入式存储器概述
| 所作的更新针对于: |
|---|
| Intel® Quartus® Prime设计套件 21.1 |
| 本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。 |
Intel® Agilex™ 嵌入式存储器模块具有高度灵活性,并提供最佳数量的各种尺寸存储器阵列,从而满足您的设计要求。