Intel® Stratix® 10 GX收发器信号完整性开发套件用户指南

ID 683206
日期 10/11/2017
Public
文档目录

5.2. 电源

此开发套件通过外部笔记本型的DC电源变压器连接到6-pin ATX电源连接口来供电。输入电压在12V +/- 5%范围内。这个DC电压之后降压到开发板上的组件所使用的各种电源轨。

重要: 开发板上电源轨可以选择由外部电源供电,通过蕉形插头或电源匹配连接器,使用SW9/S14 DIP开关先禁用相应的电源调节器。
表 22.  开发板上每个器件的功率
器件 电压名称 电压值 (伏特) 注意
Intel® Stratix® 10 GX FPGA (1SG280UF2397) S10_VCC 0.85/VID 内核和外设电源
S10_VCCRL 1.12/1.03 左侧的XCVR RX路径
S10_VCCRR 1.12/1.03 右侧的XCVR RX路径
S10_VCCT 1.12/1.03 XCVR TX路径
S10_VCCERAM 0.9 存储器和PLL数字电源
S10_VCCH 1.8 XCVR和PLL模拟电源
1.8V 1.8 I/O电压和I/O预驱动器
2.4V 2.4 VCCFUSEWR电源
FMCA_VADJ 1.8/1.5/1.35/1.2 I/O电压
FMCB_VADJ 1.8/1.5/1.35/1.2 I/O电压
USB Intel® MAX® 10 (10M04SCU169) 3.3V_PRE 3.3

Core、PLL和VCCIO

Intel® Stratix® 10接口的VCCIO

1.8V_PRE 1.8
PWR Intel® MAX® 10 (10M16SAU169) 3.3V_STBY 3.3 Intel® 功耗管理芯片
MAX® V (EPM2210F256) 1.8V 1.8 系统控制器
Flash (PC28F00AP30BFx2) 1.8V 1.8 CFI Flash
USB PHY (CY7C68103) 3.3V_PRE 3.3 USB PHY
Ethernet PHY (88E1111) 2.5V 2.5 Ethernet PHY
Power Monitor (LTM2987) 12V_IN 12 Linear Tech功耗管理芯片
Clock Buffer (SL18860DC) 1.8V 1.8 内核时钟缓冲器
SS Clock Generator (ICS557) 3.3V 3.3 扩频/对内核时钟的时钟选择能力

Programmable Oscillator (Si570x2)

Clock Buffer (Si533311x2)

2.5V 2.5 收发器参考时钟缓冲器
Programmable PLL (Si5341x2) 1.8V 1.8 收发器参考时钟和内核时钟
3.3V 3.3
Power Measurement (LTC2418) 5V 5 Intel® 功耗管理解决方案中测量电流
DAC (DAC7578) 3.3V_STBY 3.3 Intel® 功耗管理解决方案中调整电压
CFP4 Module 3.3V 3.3 CFP4模块
QSFP28 Modules 3.3V 3.3 QSFP28模块
SFP+ Modules 3.3V 3.3 SFP+模块