1. Intel® Stratix® 10时钟和PLL概述
2. Intel® Stratix® 10时钟和PLL体系结构和特性
3. Intel® Stratix® 10时钟和PLL设计考量
4. Intel® Stratix® 10时钟和PLL实现指南
5. 时钟控制 Intel Stratix 10 FPGA IP Core参考
6. IOPLL Intel® FPGA IP Core参考
7. IOPLL Reconfig Intel® FPGA IP Core参考
8. Intel® Stratix® 10时钟和PLL用户指南存档
9. Intel® Stratix® 10时钟和PLL用户指南的文档修订历史
2.2.8. 可编程占空比
可编程占空比功能使I/O PLL能够生成具有可变占空比的时钟输出。只有I/O PLL post-scale计数器C支持此功能。fPLL不支持可编程占空比功能,只有固定的50%占空比。
I/O PLL C计数器的值决定了占空比的精度。该精度定义为50%除以后缩放计数器的值。 例如,如果C0计数器是10,则5%的步长可用于5%到90%之间的占空比选择。如果I/O PLL在外部反馈模式下,那么需要对驱动fbin管脚的计数器设置50%的占空比。
Intel® Quartus® Prime软件根据您在IOPLL IP core parameter editor中输入的占空比对VCO频率进行自动调整。
可编程占空比与可编程相移的结合可以生成精确的非重叠时钟。