1. Intel® Stratix® 10时钟和PLL概述
2. Intel® Stratix® 10时钟和PLL体系结构和特性
3. Intel® Stratix® 10时钟和PLL设计考量
4. Intel® Stratix® 10时钟和PLL实现指南
5. 时钟控制 Intel Stratix 10 FPGA IP Core参考
6. IOPLL Intel® FPGA IP Core参考
7. IOPLL Reconfig Intel® FPGA IP Core参考
8. Intel® Stratix® 10时钟和PLL用户指南存档
9. Intel® Stratix® 10时钟和PLL用户指南的文档修订历史
2.2.5.2. LVDS补偿模式
LVDS补偿模式的目的是保持在内部串行器/解串器(SERDES)采样寄存器上和外部管脚上所观测到的数据时钟时序关系相同,但不包括时钟被反转(180°相移)。因此,LVDS补偿模式能够对LVDS时钟网络的延迟以及下面两个路径之间的延迟差进行很好地补偿:
- 数据pin-to-SERDES采样寄存器
- 时钟输入pin-to-SERDES采样寄存器
输出计数器必须提供180°相移。
图 11. LVDS补偿模式的时钟与数据之间的相位关系