仅对英特尔可见 — GUID: jba1434040249445
Ixiasoft
1.6.1. 初始叠层输入
1.6.2. 使用正确数目的电源/接地过孔对
1.6.3. 使用正确数目的电源/接地过孔对及分层数
1.6.4. 正确的电源/接地过孔对数目和分层数目
1.6.5. 移动电源到最佳层
1.6.6. 将电源平面和地平面叠层尽可能靠近
1.6.7. 将去耦电容器移动到PCB顶层表面
1.6.8. 使用X2Y去耦电容器
1.6.9. 使用超低ESR大容量电容器
1.6.10. 交换在9层的VCC与在4层的VCC,VCCT_GXB,和VCCR_GXB
1.6.11. 评估可能需要的总电容量
1.6.12. 使用内核时钟频率及电流上升周期参数
1.6.13. 综述设计研究中电容器的节省
1.6.14. 综述摘要
1.6.15. 参考文献
仅对英特尔可见 — GUID: jba1434040249445
Ixiasoft
1.6.15. 参考文献
Guang Chen and Dan Oh, “Improving the Target Impedance Method for PCB Decoupling of Core Power,” in Electronic Components and Technology Conference (ECTC), 2014 IEEE 64th.
相关信息
本页面上的信息是否对您有用?
反馈消息
剩余字符数: