仅对英特尔可见 — GUID: sam1412835918956
Ixiasoft
GPIO Intel® FPGA IP的发布信息
GPIO Intel® FPGA IP特性
GPIO Intel® FPGA IP数据路径
GPIO Intel® FPGA IP接口信号
验证资源利用率和设计性能
GPIO Intel® FPGA IP参数设置
寄存器封装
GPIO Intel® FPGA IP时序
GPIO Intel® FPGA IP设计实例
Arria® V, Cyclone® V和 Stratix® V器件的IP移植流程
GPIO Intel® FPGA IP用户指南存档
GPIO Intel® FPGA IP用户指南: Intel® Arria® 10和 Intel® Cyclone® 10 GX器件的文档修订历史
仅对英特尔可见 — GUID: sam1412835918956
Ixiasoft
延迟单元
Intel® Quartus® Prime软件不会自动设置延迟单元来最大化I/O时序分析中的时间裕量(slack)。要关闭时序或最大化时间裕量,请在 Intel® Quartus® Prime设置文件(.qsf)中手动设置延迟单元。
延迟单元 | .qsf约束 |
---|---|
Input Delay Element(输入延迟单元) | set_instance_assignment –to <PIN> -name INPUT_DELAY_CHAIN <0..63> |
Output Delay Element(输出延迟单元) | set_instance_assignment –to <PIN> -name OUTPUT_DELAY_CHAIN <0..15> |
Output Enable Delay Element(输出使能延迟单元) | set_instance_assignment –to <PIN> -name OE_DELAY_CHAIN <0..15> |