Intel® Quartus® Prime Standard Edition用户指南: Timing Analyzer

ID 683068
日期 9/24/2018
Public
文档目录

1.1.1.2. 时序路径

时序路径连接两个设计节点,例如一个寄存器输出到另一个寄存器的输入。

了解时序路径的类型对时序收敛和优化很重要。Timing Analyzer识别并分析以下时序路径:

  • 边沿路径(Edge paths)—从端口到管脚,从管脚到管脚以及从管脚到端口的连接。
  • 时钟路径(Clock paths)—从器件端口或内部生成的时钟管脚到寄存器的时钟管脚的连接。
  • 数据路径(Data paths)—从顺序单元的端口或数据输出管脚到另一个顺序单元的端口或数据输入管脚的连接。
  • 异步路径(Asynchronous paths)—从另一个顺序单元(例如异步复位或异步清除)的异步管脚或端口的连接。
    图 3. Timing Analyzer通常分析的路径类型

除了识别设计中的各种路径外,Timing Analyzer还分析时钟特性,计算单个寄存器到寄存器路径中任意两个寄存器之间的最坏情况要求(worst-case requirement)。在分析时钟特性之前,必须对设计中的所有时钟进行约束。