MAX 10时钟和PLL用户指南

ID 683047
日期 2/21/2017
Public
文档目录

4.2.3.2. 扫描链

MAX® 10 PLL有一个144-bit扫描链。

表 7.  PLL组件重编程比特
模块名称 比特数
计数器 控制比特 总数
C4 6 16 7 18
C3 16 27 18
C2 16 27 18
C1 16 27 18
C0 16 27 18
M 16 27 18
N 16 27 18
电荷泵 9 0 9
环路滤波器8 9 0 9
总比特数 144
图 27. PLL组件扫描链顺序
图 28. PLL后缩放计数器的扫描链比特顺序
6 C4低计数值的LSB比特是移入扫描链的第一个比特
7 这两个控制比特包括用于旁路计数器的rbypass和用于选择输出时钟占空比的rselodd
8 环路滤波器的MSB比特是移入扫描连的最后一个比特。