MAX 10时钟和PLL用户指南

ID 683047
日期 2/21/2017
Public
文档目录

6.1.7. 输出时钟参数设置

ALTPLL参数编辑器的Output Clocks页面包含时钟输出信号的参数设置。您可以配置ALTPLL IP内核的c0c1c2c3c4时钟输出信号。

每个选项有两列:

  • 要求的设置—您想要实现的设置。
  • 实际的设置—能够在PLL电路中实现的最接近值的设置,最大程度接近要求的设置。

使用实际设置列中的值作为调整所要求设置的指南。如果不能近似得到其中一个输出时钟的要求设置,那么ALTPLL IP内核参数编辑器会在每个页面的顶部产生一个警告信息。

表 21.  输出时钟参数编辑器设置
参数 说明
Use this clock On或Off

打开此选项在您的ALTPLL实例中生成一个输出时钟端口。

默认情况下,被补偿的输出时钟端口是使能的。该输出时钟端口不能禁用,除非选择一个要补偿的不同输出时钟端口。

Enter output clock frequency 指定输出时钟信号的频率。
Enter output clock parameters 指定输出时钟参数,而不是频率。
Clock multiplication factor 指定信号的时钟倍频因子。
Clock division factor 指定信号的时钟分频因子。
Clock phase shift

设置输出时钟信号的可编程相移。

最小相移为1/8 VCO周期。对于度数递增,最大步长为45度。您可以使用Clock multiplication factorClock division factor选项设置最小步长。

例如,如果后缩放计数器是32,那么最小相移步长是0.1°。上下按钮能够选择相移值,或者在相移区域手动输入一个值。

Clock duty cycle (%) 设置输出时钟信号的占空比。
Per Clock Feasibility Indicators

指示包含无法实现的设置的输出时钟。

红色的输出时钟是无法实现的设置的时钟。绿色时钟是没有设置问题的时钟,灰色时钟是未被选择的输出时钟。您必须对受影响的输出时钟调整要求设置,以解决警告信息。

ALTPLL IP内核参数编辑器计算出最简分数,并显示在实际设置列中。您可以使用复制按钮将值从实际设置复制到请求设置。

图 30. PLL输出时钟频率

例如,如果输入时钟频率为100 MHz,并且要求的倍频和分频因子分别为205和1025,那么输出时钟频率为100 × 205/1025=20 MHz。实际设置反映了最简分数—实际倍频因子是1,实际分频因子是5。