MAX 10时钟和PLL用户指南

ID 683047
日期 2/21/2017
Public
文档目录

5.1. ALTCLKCTRL参数

表 13.   MAX® 10器件的ALTCLKCTRL IP内核参数 该表列出了适用于 MAX® 10器件的IP内核参数。
参数 说明
How do you want to use the ALTCLKCTRL For global clockFor external path

指定ALTCLKCTRL缓存模式。从以下模式中选择:

  • For global clock—允许一个时钟信号通过等量偏斜达到芯片的所有部分;您可以选择输入端口clkselect在四个时钟输入之间进行切换。
  • For external path—代表从PLL的输出到专用时钟输出管脚的时钟路径;仅接受一个时钟输出。
How many clock inputs would you like? 1, 2, 34

指定时钟控制模块的输入时钟源的数量。您最多可以指定四个时钟输入。

只有选择了For global clock选项,才能修改时钟输入的数量。

Create ‘ena’ port to enable or disable the clock network driven by this buffer On或Off 如果要创建一个高电平有效时钟使能信号来使能或禁用时钟网络,那么需要开启此选项。
Ensure glitch-free switchover implementation On或Off

当使用多个时钟输入时,开启此选项来实现无毛刺切换。

您必须确保当前选择的时钟在切换到另一个源之前要在运行。如果所选的时钟没有运行,那么无毛刺切换的实现将无法切换到新的时钟源。

默认情况下,clkselect端口被设为00。必须对inclk0x应用一个时钟,以读取clkselect端口上的值。