MAX 10时钟和PLL用户指南

ID 683047
日期 2/21/2017
Public
文档目录

3.3.3. 指南:自复位

PLL的锁定时间是器件上电后,PLL输出频率变更后或者复位PLL后,PLL获得目标频率和相位关系后器件所需要的时间。

一个PLL可能会因为多种原因而失锁,例如:

  • 输入时钟上的过多抖动。
  • PLL时钟输入上的过多开关噪音。
  • 电源噪音过大,造成高输出抖动和可能的失锁。
  • PLL输入时钟的毛刺或停止。
  • 通过置位PLL的areset端口复位PLL。
  • 试图重配置PLL可能会导致M计数器,N计数器或者相移改变,从而造成PLL失锁。但是,后缩放计数器的变更不会影响PLL locked信号。
  • PLL输入时钟频率漂移出锁定范围规范。
  • 使​​用pfdena​​端口禁用PFD。当这种情况发生时,PLL输出相位和频率趋向于漂移出锁定窗口之外。

ALTPLL IP内核允许您使用locked锁定信号来监控PLL锁定进程,也可以将PLL设置成失锁上的自复位。