MAX 10时钟和PLL用户指南

ID 683047
日期 2/21/2017
Public
文档目录

B. MAX 10时钟和PLL用户指南的文档修订历史

日期 版本 修订内容
2017年2月 2017.02.21 重命名为Intel。
2015年11月 2015.11.02
  • 删除了关于IP目录和参数编辑器,生成IP内核和由IP内核生成的文件的主题,并对Altera IP内核简介添加了链接。
  • Quartus II更改成Quartus Prime
2015年6月 2015.06.12 对PLL设计考量添加了连接限制。
2015年5月 2015.05.04 重整高分辨率相移公式。
2014年12月 2014.12.15
  • 更正了陈述:如果对时钟输入不使用专​​用时钟输入管脚,那么它们可用作通用输入管脚。
  • 在“内部振荡器体系结构和特性”中增添了说明, 阐明内部环形振荡器运行高达232 MHz,此频率是不可访问的。
  • 增添了内部振荡器的连接限制指南。
  • 增添了内部振荡器IP内核参数:时钟频率。
  • 将内部振荡器频率表从“内部振荡器体系结构和特性”章节移到MAX 10 FPGA器件数据表。
2014年9月 2014.09.22 首次发布。