仅对英特尔可见 — GUID: mcn1395926825834
Ixiasoft
2.1.7. 时钟使能信号
MAX® 10器件在GCLK网络级上提供了对clkena信号的支持。这样即使在没有使用PLL时也能够关断时钟。重新使能输出时钟后,PLL不需要重新同步或重新锁定周期,因为电路在时钟网路级上会断开时钟。另外,由于与回路相关的计数器不会受到影响,因此PLL能够独立于clkena信号,并保持在锁定状态。
图 5. clkena实现
注: clkena电路对输出管脚的PLL输出C0进行控制,这是通过两个寄存器来实现的,而不是一个。
图 6. 输出使能clkena实现的实例波形在时钟(clkin)的下降沿采集clkena信号。这一特性对于要求低功耗或睡眠模式的应用非常有用。
如果系统在PLL重新同步期间不能承受频率过冲,那么clkena信号也能够关断时钟输出。