仅对英特尔可见 — GUID: nfa1453883285433
Ixiasoft
2.5. 接口信号
图 3. TOD同步器的接口信号
名称 | 方向 | 宽度 | 说明 |
---|---|---|---|
时钟和复位信号 | |||
clk_master | In | 1 | 主TOD时钟域。 |
reset_master | In | 1 | 主TOD时钟域中的同步复位信号。 |
clk_slave | In | 1 | 从TOD时钟域。 |
reset_slave | In | 1 | 从TOD时钟域中的同步复位信号。 |
clk_sampling | In | 1 | 采样时钟,测量传输延迟。 |
接口信号 | |||
start_tod_sync | In | 1 | 置位该信号启动同步进程。只要信号保持置位,同步就会继续。 |
tod_master_data[] | In | 64或96 | 载有来自主TOD时钟的64-bit或96-bit日时间。该信号的宽度由TOD_MODE参数决定。 |
tod_slave_valid | Out | 1 | 置位后,该信号指示tod_data_slave总线上的数据有效,并准备在一个周期传输。该信号保持置位一个时钟周期。 |
tod_slave_data[] | Out | 64或96 | 载有来自从TOD时钟的64-bit或96-bit日时间。该日时间需要一个额外时间周期与主TOD时钟同步,因为其花费一个时钟周期将日时间传输到从TOD时钟。 该信号的宽度由TOD_MODE参数决定。 |