以太网设计实例组件用户指南

ID 683044
日期 7/14/2020
Public

1.5.1. Avalon存储器映射信号

表 7.   Avalon存储器映射信号说明
名称 方向 宽度 说明
csr_address[] In n 使用此总线指定需要读取或写入的寄存器地址。

默认情况下,该信号的宽度为4。OFFSET_JITTER_WANDER_EN参数设置为1时,该信号的宽度为5。

csr_read In 1 置位此信号,以请求读取。
csr_readdata[] Out 32 从指定寄存器读取的数据。
csr_write In 1 置位此信号,以请求写入。
csr_writedata[] In 32 待写入指定寄存器的数据。
clk In 1 Avalon® memory-mapped interface的时钟,其频率不超过100 MHz。
rst_n In 1 clk域的低电平有效信号。与clk同步。