Arria V器件数据表

ID 683022
日期 6/16/2015
Public

仅对英特尔可见 — GUID: joc1422471384104

Ixiasoft

文档目录

2.2.1.1. 参考时钟

表 100.  Arria V GZ器件的参考时钟规范显示的速度等级是指器件订购码中的PMA速度等级。最大数据速率可能会受到Core/PCS速度等级的限制。请与您的Altera销售代表取得联系来获得所提供的每种速度等级组合中的最大数据速率规范。关于器件订购码的详细信息,请参考Arria V器件概述
符号/说明 条件 收发器速度等级2 收发器速度等级3 单位
Min Typ Max Min Typ Max
参考时钟
支持的I/O标准 专用参考时钟管脚 1.2-V PCML, 1.4-V PCML, 1.5-V PCML, 2.5-V PCML, Differential LVPECL, LVDS, and HCSL
RX参考时钟管脚 1.4-V PCML, 1.5-V PCML, 2.5-V PCML, LVPECL, and LVDS
输入参考时钟频率(CMU PLL) 133 40 710 40 710 MHz
输入参考时钟频率 (ATX PLL)133 100 710 100 710 MHz
上升时间 在±60 mV差分信号上测量 134 400 400 ps
下降时间 在±60 mV差分信号上测量134 400 400
占空比 45 55 45 55 %
扩频调制时钟频率 PCI Express ®(PCIe®) 30 33 30 33 kHz
扩频下展(spread-spectrum downspread) PCIe 0 to

–0.5

0 to

–0.5

%
片上匹配电阻 100 100 Ω
绝对VMAX 专用参考时钟管脚 1.6 1.6 V
RX参考时钟管脚 1.2 1.2
绝对VMIN –0.4 –0.4 V
峰峰(peak-to-peak)差分输入电压 200 1600 200 1600 mV
VICM (AC耦合) 专用参考时钟管脚 1000/900/850 135 1000/900/850 135 mV
RX参考时钟管脚 1.0/0.9/0.85 136 1.0/0.9/0.85136 mV
VICM (DC耦合) PCIe参考时钟的HCSL I/O标准 250 550 250 550 mV
发送器REFCLK相位噪声(622 MHz) 137 100 Hz -70 -70 dBc/Hz
1 kHz -90 -90 dBc/Hz
10 kHz -100 -100 dBc/Hz
100 kHz -110 -110 dBc/Hz
≥1 MHz -120 -120 dBc/Hz
发送器REFCLK相位抖动(100 MHz) 138 10 kHz to 1.5 MHzl
(PCIe) 3 3 ps (rms)
RREF 1800 ±1% 1800 ±1% Ω
133 输入参考时钟频率选项取决于数据速率和器件速度等级。
134 REFCLK性能要求满足发送器REFCLK相位噪声规范。
135 参考时钟共模电压等于VCCR_GXB电源电平。
136 此电源符合VCCR_GXB。
137 使用下面公式计算622 MHz以外的REFCLK相位噪声要求:REFCLK phase noise at f (MHz) = REFCLK phase noise at 622 MHz + 20*log(f/622)。
138 使用下面公式计算100 MHz以外的参考时钟频率上的PCIe的REFCLK rms相位抖动要求:REFCLK rms phase jitter at f(MHz) = REFCLK rms phase jitter at 100 MHz × 100/f。