Arria V器件数据表

ID 683022
日期 6/16/2015
Public
文档目录

2.2.3.1.3. 接收器高速I/O规范

表 119.  Arria V GZ器件的接收器高速I/O规范

当J = 3到10时,使用串化器/解串器(SERDES)模块。

当J = 1或2时,旁路SERDES模块。

符号 条件 C3, I3L C4, I4 单位
Min Typ Max Min Typ Max
真差分I/O标准 - fHSDRDPA(数据速率) SERDES factor J = 3 to 10 188, 189, 190, 191, 192, 193 150 1250 150 1050 Mbps
SERDES factor J ≥ 4

LVDS RX with DPA

189, 191, 192, 193
150 1600 150 1250 Mbps
SERDES factor J = 2, 
使用DDR Registers 194 195 194 195 Mbps
SERDES factor J = 1, 
使用SDR Register 194 195 194 195 Mbps
fHSDR (数据速率) SERDES factor J = 3 to 10 194 196 194 196 Mbps
SERDES factor J = 2, 
使用DDR Registers 194 195 194 195 Mbps
SERDES factor J = 1, 
使用SDR Register 194 195 194 195 Mbps
188 FMAX规范基于用于串行数据的快速时钟。接口FMAX也取决于依赖于设计并要求时序分析的并行时钟域。
189 Arria V GZ RX LVDS将需要DPA。对于Arria V GZ TX LVDS,接收器侧组件必须要有DPA。
190 Arria V GZ LVDS串化和解串因子要为x4或者更高。
191 需要具有PCB走线长度的封装偏移补偿。
192 不要混合LVDS I/O组中的单端I/O缓存。
193 5 pF最大加载的芯片到芯片通信。
194 最小规范取决于您使用的时钟源 (例如PLL和时钟管脚)和时钟布线资源 (全局,局部和本地)。I/O差分缓存和输入寄存器没有最小翻转率。
195 最大的理想数据速率是SERDES因子 (J) x PLL最大输出频率(fOUT),前提是您能够关闭设计时序并且信号完整性仿真是干净的。
196 通过执行链路时序收敛分析能够评估非DPA模式的可实现最大数据速率。您必须考虑电路板偏移裕量,发送器延迟裕量以及接收器采样裕量以决定支持的最大数据速率。