1.2.4.3. Quad SPI闪存时序特征
| 符号 | 说明 | 最小值 | 典型值 | 最大值 | 单位 |
|---|---|---|---|---|---|
| Fclk | CLK时钟频率 | — | — | 108 | MHz |
| Tdutycycle | QSPI_CLK占空比 | 45 | — | 55 | % |
| Tdssfrst | 第一个时钟沿之前的输出延迟QSPI_SS有效 | — | 1/2周期的QSPI_CLK | — | ns |
| Tdsslst | 最后一个时钟沿之后的输出延迟QSPI_SS有效 | -1 | — | 1 | ns |
| Tdio | I/O数据输出延迟 | -1 | — | 1 | ns |
| Tdinmax | 从QSPI_CLK的下降沿到数据到达SoC的最大数据输入延迟。通过编程qspiregs.rddatacap寄存器的延迟域可以调整输入数据的采集逻辑。 | — | — | — | — |
图 8. Quad SPI闪存时序图此时序图显示了时钟极性模式0和时钟相位模式0。