仅对英特尔可见 — GUID: joc1422471398045
Ixiasoft
2.3.5. 被动串行配置时序
图 30. PS配置时序波形当使用MAX II器件,MAX V 器件或者微处理器作为外部主机时的被动串行(PS)配置的时序波形。
符号 | 参数 | 最小值 | 最大值 | 单位 |
---|---|---|---|---|
tCF2CD | nCONFIG low to CONF_DONE low | — | 600 | ns |
tCF2ST0 | nCONFIG low to nSTATUS low | — | 600 | ns |
tCFG | nCONFIG low pulse width | 2 | — | μs |
tSTATUS | nSTATUS low pulse width | 268 | 1,506 213 | μs |
tCF2ST1 | nCONFIG high to nSTATUS high | — | 1,506 214 | μs |
tCF2CK 215 | nCONFIG high to first rising edge on DCLK | 1,506 | — | μs |
tST2CK 215 | nSTATUS high to first rising edge of DCLK | 2 | — | μs |
tDSU | DATA[] setup time before rising edge on DCLK | 5.5 | — | ns |
tDH | DATA[] hold time after rising edge on DCLK | 0 | — | ns |
tCH | DCLK high time | 0.45 × 1/fMAX | — | s |
tCL | DCLK low time | 0.45 × 1/fMAX | — | s |
tCLK | DCLK period | 1/fMAX | — | s |
fMAX | DCLK frequency | — | 125 | MHz |
tCD2UM | CONF_DONE high to user mode 216 | 175 | 437 | μs |
tCD2CU | CONF_DONE high to CLKUSR enabled | 4 × maximum DCLK period | — | — |
tCD2UMC | CONF_DONE high to user mode with CLKUSR option on | tCD2CU + (17,408 × CLKUSR period) 217 | — | — |
213 如果不通过扩展nCONFIG或nSTATUS低脉冲宽度来延迟配置,那么可使用该值。
214 如果不通过从外部保持nSTATUS低电平来延迟配置,那么可使用该值。
215 如果 nSTATUS被监控,那么遵循tST2CK规范。如果 nSTATUS没被监控,那么遵循tCF2CK规范。
216 最小和最大数量仅在您选择了内部振荡器作为初始化器件的时钟源时适用。
217 要使能CLKUSR管脚作为初始化时钟源和获得这些管脚上的最大频率规范,请参考Arria V器件的配置、设计安全和远程系统更新章节中的“初始化”部分。