Arria V器件数据表

ID 683022
日期 6/16/2015
Public
文档目录

2.2.3.4. 存储器输出时钟抖动规范

表 128.  Arria V GZ器件的存储器输出时钟抖动规范

时钟抖动规范适用于使用差分信号分离器和DDIO电路生成的存储器输出时钟管脚,DDIO电路由布线在PHY,局域和全局时钟网络的PLL输出提供时钟。Altera建议尽可能使用PHY时钟网络。

时钟抖动规范应用于由整形PLL钟控的存储器输出时钟管脚。

当通过误码率 (BER) –12(等同于14 sigma)应用30 ps peak-to-peak的输入抖动时,可以应用存储器输出时钟抖动。

时钟网络 参数 符号 C3, I3L C4, I4 单位
Min Max Min Max
局域(Regional) Clock period jitter tJIT(per) –55 55 –55 55 ps
Cycle-to-cycle period jitter tJIT(cc) –110 110 –110 110 ps
Duty cycle jitter tJIT(duty) –82.5 82.5 –82.5 82.5 ps
全局(Global) Clock period jitter tJIT(per) –82.5 82.5 –82.5 82.5 ps
Cycle-to-cycle period jitter tJIT(cc) –165 165 –165 165 ps
Duty cycle jitter tJIT(duty) –90 90 –90 90 ps
PHY时钟 Clock period jitter tJIT(per) –30 30 –35 35 ps
Cycle-to-cycle period jitter tJIT(cc) –60 60 –70 70 ps
Duty cycle jitter tJIT(duty) –45 45 –56 56 ps