Arria V器件数据表

ID 683022
日期 6/16/2015
Public
文档目录

1.2.2.4. 存储器模块性能规范

要实现最大的存储器模块性能,需要使用一个通过片上PLL的全局时钟布线的存储器模块时钟,并设置成50%输出占空比。使用 Quartus® II软件报告存储器模块时钟方案的时序。

当使用错误检测循环冗余校验(CRC)功能时,fMAX没有降级(degradation)。

表 38.   Arria® V器件的存储器模块性能规范
储存器 模式 使用的资源 性能 单位
ALUT 储存器 –I3, –C4 –I5, –C5 –C6
MLAB 单端口,所有支持的宽度 0 1 500 450 400 MHz
简单双端口,所有支持的宽度 0 1 500 450 400 MHz
对同一地址读写的简单双端口 0 1 400 350 300 MHz
ROM,所有支持的宽度 500 450 400 MHz
M10K模块 单端口,所有支持的宽度 0 1 400 350 285 MHz
简单双端口,所有支持的宽度 0 1 400 350 285 MHz
read-during-write选项设为Old Data的简单双端口,所有支持的宽度 0 1 315 275 240 MHz
真双端口,所有支持的宽度 0 1 400 350 285 MHz
ROM,所有支持的宽度 0 1 400 350 285 MHz