仅对英特尔可见 — GUID: joc1422471391423
Ixiasoft
2.2.3.1.1. 高速时钟规范
符号 | 条件 | C3, I3L | C4, I4 | 单位 | ||||
---|---|---|---|---|---|---|---|---|
Min | Typ | Max | Min | Typ | Max | |||
fHSCLK_in (输入时钟频率) 真差分I/O标准 176 | 时钟增强因子(clock boost factor) W = 1 to 40 177 | 5 | — | 625 | 5 | — | 525 | MHz |
fHSCLK_in(输入时钟频率)单端I/O标准 | 时钟增强因子 W = 1 to 40 177 | 5 | — | 625 | 5 | — | 525 | MHz |
fHSCLK_in (输入时钟频率)单端I/O标准 | 时钟增强因子 W = 1 to 40 177 | 5 | — | 420 | 5 | — | 420 | MHz |
fHSCLK_OUT (输出时钟频率) | — | 5 | — | 625 178 | 5 | — | 525 178 | MHz |
176 仅应用于DPA和soft-CDR模式。
177 时钟增强因子(W)是输入数据速率与输入时钟速率之间的比率。
178 通过使用LVDS时钟网络实现。