Arria V器件数据表

ID 683022
日期 6/16/2015
Public
文档目录

2.3.3.3. 当DCLK-to-DATA[] Ratio >1时的FPP配置时序

图 28. 当DCLK-to-DATA[] Ratio > 1时的FPP配置时序波形当使用MAX II器件,MAX V器件或微处理器作为外部主机时的时序。
表 135.  当DCLK-to-DATA[] Ratio>1时的Arria V GZ器件的FPP时序参数当使用解压缩和设计安全功能时,使用这些时序参数。
符号 参数 最小 最大 单位
tCF2CD nCONFIG low to CONF_DONE low 600 ns
tCF2ST0 nCONFIG low to nSTATUS low 600 ns
tCFG nCONFIG low pulse width 2 μs
tSTATUS nSTATUS low pulse width 268 1,506 206 μs
tCF2ST1 nCONFIG high to nSTATUS high 1,506 207 μs
tCF2CK 208 nCONFIG high to first rising edge on DCLK 1,506 μs
tST2CK 208 nSTATUS high to first rising edge of DCLK 2 μs
tDSU DATA[] setup time before rising edge on DCLK 5.5 ns
tDH DATA[] hold time after rising edge on DCLK N–1/fDCLK 209 s
tCH DCLK high time 0.45 × 1/fMAX s
tCL DCLK low time 0.45 × 1/fMAX s
tCLK DCLK period 1/fMAX s
fMAX DCLK frequency (FPP  ×8/×16) 125 MHz
DCLK frequency (FPP  ×32) 100 MHz
tR Input rise time 40 ns
tF Input fall time 40 ns
tCD2UM CONF_DONE high to user mode   210 175 437 μs
tCD2CU CONF_DONE high to CLKUSR enabled 4 × maximum DCLK period
tCD2UMC CONF_DONE high to user mode with CLKUSR option on tCD2CU +
(17,408 × CLKUSR period) 211
206 如果不通过扩展nCONFIG或nSTATUS低脉冲宽度来延迟配置,那么可以使用此值。
207 如果不通过从外部保持nSTATUS低电平来延迟配置,那么可以使用此值。
208 如果 nSTATUS被监控,那么遵循tST2CK规范。如果 nSTATUS没被监控,那么遵循tCF2CK规范。
209 N是 DCLK-to-DATA比率,fDCLK是系统运行的 DCLK频率。
210 最小和最大数量仅在您使用内部振荡器作为初始化器件的时钟源时适用。
211 要使能CLKUSR管脚作为初始化时钟源和获得这些管脚上的最大频率规范,请参考Arria V器件的配置、设计安全和远程系统更新章节中的“初始化”部分。