Arria V器件数据表

ID 683022
日期 6/16/2015
Public
文档目录

1.3.2. FPGA JTAG配置时序

表 64.   Arria® V器件的FPGA JTAG时序参数和值
符号 说明 最小值 最大值 单位
tJCP TCK时钟周期 30, 167 88 ns
tJCH TCK时钟高时间 14 ns
tJCL TCK时钟低时间 14 ns
tJPSU (TDI) TDI JTAG端口建立时间 2 ns
tJPSU (TMS) TMS JTAG端口建立时间 3 ns
tJPH JTAG端口保持时间 5 ns
tJPCO JTAG端口时钟到输出 12 89 ns
tJPZX JTAG端口高阻抗到有效输出 1489 ns
tJPXZ JTAG端口有效输出到高阻抗 1489 ns
88 如果在执行易失性密钥编程时VCCBAT在1.2 V – 1.5 V范围内,那么最小TCK时钟周期是167 ns。
89 每个从3.0 V的VCCIO压降都需要一个1-ns加法器。例如,如果TDO I/O bank的VCCIO = 2.5 V,那么tJPCO = 13 ns,或者如果等于1.8 V,那么就是14 ns 。