Arria V器件数据表

ID 683022
日期 6/16/2015
Public
文档目录

2.2.3.3. DQS逻辑模块规范

表 126.  Arria V GZ器件每个设置的DQS相位偏移延迟

典型值等于最大和最小值的平均值。

对于所有速度等级,延迟设置与40 ps的累计延迟变化呈线性关系。例如,当使用–3速度等级,并将10-phase offset setting应用到400 MHz上的90° phase shift,预期的平均累计延迟是[625 ps + (10 × 11 ps) ± 20 ps] = 735 ps ± 20 ps。

速度等级 Min Max 单位
C3, I3L 8 15 ps
C4, I4 8 16 ps
表 127.   Arria V GZ器件的DLL延迟时钟(tDQS_PSERR)的DQS相移误差规范此误差规范是绝对最大和最小误差。例如: –3速度等级下的三个DQS延迟缓存上偏移是±84 ps或±42 ps。
DQS延迟缓存的数量 C3, I3L C4, I4 单位
1 30 32 ps
2 60 64 ps
3 90 96 ps
4 120 128 ps