Arria V器件数据表

ID 683022
日期 6/16/2015
Public
文档目录

2.2.3.1.4. DPA模式高速I/O规范

表 120.  Arria V GZ器件的高速I/O规范

当J = 3到10时,使用串化器/解串器(SERDES)模块。

当J = 1或2时,旁路SERDES模块。

符号 条件 C3, I3L C4, I4 单位
Min Typ Max Min Typ Max
DPA运行长度 10000 10000 UI
图 23. DPA PLL校准使能的DPA锁定时间规范
表 121.  Arria V GZ器件的DPA锁定时间规范

DPA锁定时间用于一个通道。

一个数据跳变定义为一个0到1或1到0的跳变。

此表中的DPA锁定时间应用于商业以及工业等级。

标准 训练码型(training pattern) 在训练码型的一次重复中的数据跳变次数 每256个数据跳变的重复次数 197 最大值
SPI-4 00000000001111111111 2 128 640个数据跳变
并行快速I/O 00001111 2 128 640个数据跳变
10010000 4 64 640个数据跳变
其他 10101010 8 32 640个数据跳变
01010101 8 32 640个数据跳变
197 这是所述训练码型达到256个数据跳变的重复次数。