仅对英特尔可见 — GUID: joc1422471386219
Ixiasoft
2.2.1.6. ATX PLL
符号/说明 | 条件 | 收发器速度等级2 | 收发器速度等级3 | 单位 | |||||
---|---|---|---|---|---|---|---|---|---|
Min | Typ | Max | Min | Typ | Max | ||||
支持的数据范围 | VCO post-divider L = 2 | 8000 | — | 12500 | 8000 | — | 10312.5 | Mbps | |
L = 4 | 4000 | — | 6600 | 4000 | — | 6600 | Mbps | ||
L = 8 152 | 1000 | — | 3300 | 1000 | — | 3300 | Mbps | ||
tpll_powerdown 153 | — | 1 | — | — | 1 | — | — | µs | |
tpll_lock 154 | — | — | — | 10 | — | — | 10 | µs |
152 此时钟能够进一步被中央或本地时钟分频器分频,从而能够将ATX PLL用于小于1 Gbps数据速率。关于ATX PLL的详细信息,请参考“Arria V器件中的收发器时钟章节”和“Arria V器件中的动态重配置”章节。
153 tpll_powerdown是PLL断电最小脉冲宽度(PLL powerdown minimum pulse width)。
154 tpll_lock 是发送器CMU/ATX PLL脱离复位后锁定到输入参考时钟频率所需要的时间。