仅对英特尔可见 — GUID: joc1422471397609
Ixiasoft
2.3.4. 主动串行配置时序
图 29. AS配置时序主动串行(AS) x1模式和AS x4模式配置时序的时序波形。
符号 | 参数 | 最小 | 最大 | 单位 |
---|---|---|---|---|
tCO | DCLK falling edge to AS_DATA0/ASDO output | — | 4 | ns |
tSU | Data setup time before falling edge on DCLK | 1.5 | — | ns |
tH | Data hold time after falling edge on DCLK | 0 | — | ns |
tCD2UM | CONF_DONE high to user mode 212 | 175 | 437 | μs |
tCD2CU | CONF_DONE high to CLKUSR enabled | 4 × maximum DCLK period | — | — |
tCD2UMC | CONF_DONE high to user mode with CLKUSR option on | tCD2CU + (17,408 × CLKUSR period) | — | — |
最小值 | 典型 | 最大 | 单位 |
---|---|---|---|
5.3 | 7.9 | 12.5 | MHz |
10.6 | 15.7 | 25.0 | MHz |
21.3 | 31.4 | 50.0 | MHz |
42.6 | 62.9 | 100.0 | MHz |
212 要使能CLKUSR管脚作为初始化时钟源和获得这些管脚上的最大频率规范,请参考Arria V器件的配置、设计安全和远程系统更新章节中的“初始化”部分。