Stratix® V 5SGXB9 FPGA

规格

导出规格

基本要素

资源

I/O 规格

封装规格

订购与合规

订购与规格信息

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43C2G

  • MM# 99A1MT
  • 规格代码 SRJL5
  • 订购号 5SGXEB9R1H43C2G
  • 步进 A1
  • MDDS 配置 ID 725990

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43C2LG

  • MM# 99A1MV
  • 规格代码 SRJL6
  • 订购号 5SGXEB9R1H43C2LG
  • 步进 A1
  • MDDS 配置 ID 724981

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43I2G

  • MM# 99A1MW
  • 规格代码 SRJL7
  • 订购号 5SGXEB9R1H43I2G
  • 步进 A1
  • MDDS 配置 ID 725704

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C2G

  • MM# 99A1MX
  • 规格代码 SRJL8
  • 订购号 5SGXEB9R2H43C2G
  • 步进 A1
  • MDDS 配置 ID 726307

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C2LG

  • MM# 99A1MZ
  • 规格代码 SRJL9
  • 订购号 5SGXEB9R2H43C2LG
  • 步进 A1
  • MDDS 配置 ID 725575

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C3G

  • MM# 99A1N0
  • 规格代码 SRJLA
  • 订购号 5SGXEB9R2H43C3G
  • 步进 A1
  • MDDS 配置 ID 725653

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I2G

  • MM# 99A1N1
  • 规格代码 SRJLB
  • 订购号 5SGXEB9R2H43I2G
  • 步进 A1
  • MDDS 配置 ID 726010

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I2LG

  • MM# 99A1N2
  • 规格代码 SRJLC
  • 订购号 5SGXEB9R2H43I2LG
  • 步进 A1
  • MDDS 配置 ID 726326

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3G

  • MM# 99A1N3
  • 规格代码 SRJLD
  • 订购号 5SGXEB9R2H43I3G
  • 步进 A1
  • MDDS 配置 ID 725312

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3LG

  • MM# 99A1N5
  • 规格代码 SRJLE
  • 订购号 5SGXEB9R2H43I3LG
  • 步进 A1
  • MDDS 配置 ID 725649

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2G

  • MM# 99A1N6
  • 规格代码 SRJLF
  • 订购号 5SGXEB9R3H43C2G
  • 步进 A1
  • MDDS 配置 ID 725266

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2LG

  • MM# 99A1N7
  • 规格代码 SRJLG
  • 订购号 5SGXEB9R3H43C2LG
  • 步进 A1
  • MDDS 配置 ID 725244

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C3G

  • MM# 99A1N8
  • 规格代码 SRJLH
  • 订购号 5SGXEB9R3H43C3G
  • 步进 A1
  • MDDS 配置 ID 725103

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C4G

  • MM# 99A1N9
  • 规格代码 SRJLJ
  • 订购号 5SGXEB9R3H43C4G
  • 步进 A1
  • MDDS 配置 ID 725647

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3G

  • MM# 99A1NA
  • 规格代码 SRJLK
  • 订购号 5SGXEB9R3H43I3G
  • 步进 A1
  • MDDS 配置 ID 725311

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3LG

  • MM# 99A1NC
  • 规格代码 SRJLL
  • 订购号 5SGXEB9R3H43I3LG
  • 步进 A1
  • MDDS 配置 ID 724823

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I4G

  • MM# 99A1ND
  • 规格代码 SRJLM
  • 订购号 5SGXEB9R3H43I4G
  • 步进 A1
  • MDDS 配置 ID 725550

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43C2G

  • MM# 99A1TV
  • 规格代码 SRJP6
  • 订购号 5SGXMB9R1H43C2G
  • 步进 A1
  • MDDS 配置 ID 724870

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43C2LG

  • MM# 99A1TW
  • 规格代码 SRJP7
  • 订购号 5SGXMB9R1H43C2LG
  • 步进 A1
  • MDDS 配置 ID 725005

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43I2G

  • MM# 99A1TX
  • 规格代码 SRJP8
  • 订购号 5SGXMB9R1H43I2G
  • 步进 A1
  • MDDS 配置 ID 725698

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C2G

  • MM# 99A1TZ
  • 规格代码 SRJP9
  • 订购号 5SGXMB9R2H43C2G
  • 步进 A1
  • MDDS 配置 ID 726069744237

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C2LG

  • MM# 99A1V0
  • 规格代码 SRJPA
  • 订购号 5SGXMB9R2H43C2LG
  • 步进 A1
  • MDDS 配置 ID 724799

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C3G

  • MM# 99A1V2
  • 规格代码 SRJPB
  • 订购号 5SGXMB9R2H43C3G
  • 步进 A1
  • MDDS 配置 ID 726309

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I2G

  • MM# 99A1V3
  • 规格代码 SRJPC
  • 订购号 5SGXMB9R2H43I2G
  • 步进 A1
  • MDDS 配置 ID 725865

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I2LG

  • MM# 99A1V4
  • 规格代码 SRJPD
  • 订购号 5SGXMB9R2H43I2LG
  • 步进 A1
  • MDDS 配置 ID 725309

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I3G

  • MM# 99A1V5
  • 规格代码 SRJPE
  • 订购号 5SGXMB9R2H43I3G
  • 步进 A1
  • MDDS 配置 ID 726268

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C2G

  • MM# 99A1V7
  • 规格代码 SRJPG
  • 订购号 5SGXMB9R3H43C2G
  • 步进 A1
  • MDDS 配置 ID 725520

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C2LG

  • MM# 99A1V8
  • 规格代码 SRJPH
  • 订购号 5SGXMB9R3H43C2LG
  • 步进 A1
  • MDDS 配置 ID 726030

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C3G

  • MM# 99A1V9
  • 规格代码 SRJPJ
  • 订购号 5SGXMB9R3H43C3G
  • 步进 A1
  • MDDS 配置 ID 725386

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C4G

  • MM# 99A1VA
  • 规格代码 SRJPK
  • 订购号 5SGXMB9R3H43C4G
  • 步进 A1
  • MDDS 配置 ID 725113

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3G

  • MM# 99A1VC
  • 规格代码 SRJPL
  • 订购号 5SGXMB9R3H43I3G
  • 步进 A1
  • MDDS 配置 ID 725223

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3LG

  • MM# 99A1VD
  • 规格代码 SRJPM
  • 订购号 5SGXMB9R3H43I3LG
  • 步进 A1
  • MDDS 配置 ID 726305

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I4G

  • MM# 99A1VG
  • 规格代码 SRJPN
  • 订购号 5SGXMB9R3H43I4G
  • 步进 A1
  • MDDS 配置 ID 725379

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I3LG

  • MM# 99A237
  • 规格代码 SRJQF
  • 订购号 5SGXMB9R2H43I3LG
  • 步进 A1
  • MDDS 配置 ID 725508

已退役和已停产

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3N

  • MM# 969150
  • 规格代码 SR7P9
  • 订购号 5SGXEB9R3H43I3N
  • 步进 A1
  • MDDS 配置 ID 701878

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43I2N

  • MM# 969261
  • 规格代码 SR7SJ
  • 订购号 5SGXMB9R1H43I2N
  • 步进 A1
  • MDDS 配置 ID 700726

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3LN

  • MM# 969262
  • 规格代码 SR7SK
  • 订购号 5SGXMB9R3H43I3LN
  • 步进 A1
  • MDDS 配置 ID 699846

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2LN

  • MM# 970502
  • 规格代码 SR8RK
  • 订购号 5SGXEB9R3H43C2LN
  • 步进 A1
  • MDDS 配置 ID 698650

交易合规信息

  • ECCN 3A001.A.7.B
  • CCATS G171972
  • US HTS 8542390001

PCN 信息

SRJL9

SRJPA

SR8RK

SRJPB

SRJPC

SRJPD

SRJP6

SRJP7

SRJP8

SRJL5

SRJP9

SRJL6

SRJL7

SRJL8

SR7P9

SRJQF

SR7SK

SRJPM

SRJLJ

SRJPN

SRJLK

SRJLL

SRJLM

SR7SJ

SRJLA

SRJPE

SRJLB

SRJLC

SRJPG

SRJLD

SRJPH

SRJLE

SRJLF

SRJPJ

SRJLG

SRJPK

SRJLH

SRJPL

驱动程序和软件

最新驱动程序和软件

可供下载:
全部

姓名

发行日期

首次推出产品的日期。

光刻

光刻是指用于生产集成电路的半导体技术,采用纳米 (nm) 为计算单位,可表示半导体上设计的功能的大小。

逻辑元素 (LE)

逻辑元素 (LE)是英特尔® FPGA 体系结构中最小的逻辑单元。LE 结构紧凑,提供具有高效逻辑使用的高级功能。

自适应逻辑模块 (ALM)

自适应逻辑模块 (ALM) 是受支持英特尔 FPGA 设备中的逻辑构建块,旨在最大限度地提高性能和利用率。每个自适应逻辑模块都具有几种不同的操作模式,可以实现各种组合和顺序逻辑功能。

自适应逻辑模块 (ALM) 寄存器

ALM 寄存器是那些包含在 ALM 内并用于实现顺序逻辑的寄存器位(触发器)。

结构和 I/O 相锁环路 (PLL)

结构和 IO 相锁环路用于简化英特尔 FPGA 架构中时钟网络的设计和实现,以及与设备中的 IO 单元相关联的时钟网络。

最大嵌入式内存

英特尔 FPGA 设备的可编程结构中的所有嵌入式内存块的总容量。

数字信号处理 (DSP) 区块

数字信号处理 (DSP) 区块是受支持的英特尔 FPGA 设备中的数学构建模块,包含高性能乘法器和累加器,可实现各种数字信号处理功能。

数字信号处理 (DSP) 格式

根据英特尔 FPGA 设备家族,DSP 模块支持不同的格式,如硬核浮点、硬核定点、增速和累加以及仅累加。

硬内存控制器

硬内存控制器用于启用英特尔 FPGA 附接的高性能外部内存系统。硬内存控制器与等效的软内存控制器相比,可节省功耗和 FPGA 资源,并支持更高频率的运算。

外部内存接口 (EMIF)

英特尔 FPGA 设备支持的外部内存接口协议。

最大用户 I/O 数量

在最大可用封装中,英特尔 FPGA 设备中通用 I/O 引脚的最大数量。
†根据封装的不同,实际数量可能会更低。

I/O 标准支持

英特尔 FPGA 设备支持的通用 I/O 接口标准。

最大 LVDS 对

在最大可用封装中,可在英特尔 FPGA 设备中配置的最大 LVDS 对数。有关按封装类型计算的实际 RX 和 TX LVDS 对数,请参阅设备文档。

最多不归零 (NRZ) 收发器

在最大可用封装中,英特尔 FPGA 设备中 NRZ 收发器的最大数量。
†根据封装的不同,实际数量可能会更低。

最大不归零 (NRZ) 数据速率

NRZ 收发器支持的最大 NRZ 数据传输速率。
†根据收发器速度等级的不同,实际数据速率可能更低。

收发器协议硬 IP

英特尔 FPGA 设备中可用于支持高速串行收发器的硬核知识产权。收发器协议硬 IP 与等效的软 IP 相比,节省了功耗和 FPGA 资源,并简化了串行协议的实现。

封装选项

英特尔 FPGA 设备具有不同的封装大小,不同的 IO 和收发器数,以满足客户系统需求。