L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

1. 概述

所作的更新针对于:
本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。

Intel® Stratix® 10 器件提供高达144个收发器,这些收发器采用了集成的高级高速模拟信号调节和时钟数据恢复电路,适合用于芯片到芯片、芯片到模块以及背板应用。

Intel® Stratix® 10器件除了包含用于 PCI Express* 和Ethernet应用的硬化IP模块,还包含GX、GXT或者GXE通道的组合。

Intel® Stratix® 10器件采用几种收发器tile种类,以支持各种协议实现。这些收发器tile种类包括L-,H-和E-Tile。本用户指南介绍了L-和H-tile收发器。关于仅包含E-tile的 Intel® Stratix® 10器件,请参考E-Tile Transceiver PHY User Guide

表 1.  收发器Tile种类—收发器性能的比较
特性 L-Tile H-Tile E-Tile
最大收发器数据速率(芯片到芯片)

GX 1—17.4 Gbps

GXT 1—26.6 Gbps

GX—17.4 Gbps

GXT—28.3 Gbps

GXE 2—57.8 Gbps Pulse Amplitude Modulation 4 (PAM4)/28.9 Gbps Non-return to zero (NRZ)
最大收发器数据速率(背板)

GX—12.5 Gbps

GXT—12.5 Gbps

收发器通道的数量(每个tile)

GX—16 per tile

GXT—8 per tile

Total—24 per tile (4 banks, 6 channels per bank)

GX—8 per tile

GXT—16 per tile

Total—24 per tile (4 banks, 6 channels per bank)

GXE—24 individual channels per tile
Hard IP (per tile) PCIe* —Gen3 x16

PCIe* —Gen3 x16, SR-IOV (4 PF, 2K VF)

Ethernet—100GbE MAC

Ethernet—100GbE MAC and RS (528, 514)-FEC, 4 per tile

Ethernet—KP-FEC, 4 per tile

Ethernet—10/25GbE MAC and RS (528, 514)-FEC, 24 per tile

在所有的 Intel® Stratix® 10器件中,各种收发器tile通过使用Intel EMIB (Embedded Multi-Die Interconnect Bridge)技术连接到FPGA架构。

1 有关GX和GXT通道更详细的说明,请参考L-Tile/H-Tile构建模块部分。
2 关于GXE通道的完整说明,请参考E-Tile Transceiver PHY User Guide