MAX 10 FPGA开发套件用户指南

ID 683460
日期 9/07/2017
Public

1. 概述

所作的更新针对于:
本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。
MAX® 10 FPGA开发板提供一个用于评估 Altera® MAX 10器件的性能和功能的硬件平台。

此开发套件包括一个符合RoHS和CE的MAX 10 FPGA开发板,包含以下组件:

  • 特征器件:
    • MAX 10 FPGA (10M50D,双电源,F484封装)
    • 集成电感的Enpirion® EN2342QI 4 A PowerSoC电压模式同步降压转换器
    • 集成电感的EN6337QI 3 A高效PowerSoC DC-DC降压转换器
    • 集成电感的Enpirion EP5358xUI 600 mA PowerSoC DC-DC降压转换器
    • MAX II CPLD – EPM1270M256C4N (板载USB-Blaster™ II)

  • 编程和配置:
    • 嵌入式USB-Blaster II (JTAG)
    • 可选的JTAG direct via 10-pin header

  • 存储器件:
    • 具有软核存储控制器的64-Mx16 1 Gb DDR3 SDRAM
    • 具有软核存储控制器的128-Mx8 1 Gb DDR3 SDRAM
    • 512-Mb Quad串行外设接口(quad SPI)闪存

  • 通信端口:
    • 两个千兆以太网(GbE) RJ-45端口
      • 以太网端口A (底部)
      • 以太网端口B (顶端)
    • 一个mini-USB2.0 UART
    • 一个高清多媒体接口(HDMI)视频输出
    • 一个通用高速夹层卡(HSMC)连接器
    • 两个12针Digilent Pmod™兼容连接器

  • 模拟:
    • 两个MAX 10 FPGA模数转换器(ADC) SMA输入
    • 2x10 ADC header
    • ADC的电位器输入
    • 一个带有SMA输出的外部16比特数模转换器(DAC)

  • 时钟
    • 25 MHz单端,外部振荡器时钟源
    • 带可编程频率GUI的硅实验室时钟生成器

  • 用于板载USB-Blaster™ II的Mini-USB电缆

  • 2A电源和电源线

  • 免费的Quartus® II Web Edition设计软件(从网站下载软件和许可)

  • 完整的文档
    • 用户手册,材料清单,原理图和电路板文件